DLPC300
- Required for Reliable Operation of the DLP3000
DMD - Multi-Mode, 24-Bit Input Port:
- Supports Parallel RGB With Pixel Clock Up to
33.5 MHz and 3 Input Color Bit-Depth Options:- 24-Bit RGB888 or 4:4:4 YCrCb888
- 18-Bit RGB666 or 4:4:4 YCrCb666
- 16-Bit RGB565 or 4:2:2 YCrCb565
- Supports 8-Bit BT.656 Bus Mode With Pixel
Clock Up to 33.5 MHz
- Supports Parallel RGB With Pixel Clock Up to
- Supports Input Resolutions 608 × 684, 864 × 480,
854 × 480 (WVGA), 640 × 480 (VGA), 320 × 240
(QVGA) - Pattern Input Mode
- One-to-One Mapping of Input Data to
Micromirrors - 1-Bit Binary Pattern Rates up to 4000-Hz
- 8-Bit Grayscale Pattern Rates up to 120-Hz
- One-to-One Mapping of Input Data to
- Video Input Mode with Pixel Data Processing
- Supports 1- to 60-Hz Frame Rates
- Programmable Degamma
- Spatial-Temporal Multiplexing (Dithering)
- Automatic Gain Control
- Color Space Conversion
- Output Trigger Signal for Synchronizing With
Camera, Sensor, or Other Peripherals - System Control:
- I2C Control of Device Configuration
- Programmable Current Control of up to 3 LEDs
- Integrated DMD Reset Driver Control
- DMD Horizontal and Vertical Display Image
Flip
- Low-Power Consumption: Less than 93 mW
(Typical) - External Memory Support:
- 166-MHz Mobile DDR SDRAM
- 33.3-MHz Serial FLASH
- 176-Pin, 7 × 7 mm With 0.4-mm Pitch NFBGA
Package
The DLPC300 controller provides a convenient, multi-functional interface between user electronics and the DMD, enabling high-speed pattern rates (up to 4-kHz binary), providing LED control, and data formatting for multiple input resolutions. The DLPC300 digital controller, part of the DLP3000 chipset, is required for reliable operation of the DLP3000 DMD. The DLPC300 also outputs a trigger signal for synchronizing displayed patterns with a camera, sensor, or other peripherals.
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | DLPC300 DLP® Digital Controller for the DLP3000 DMD データシート (Rev. C) | PDF | HTML | 2015年 8月 1日 | ||
* | エラッタ | DLP® LightCrafter™ NAND Failures Resolution | 2013年 12月 23日 | |||
* | エラッタ | DLP® LightCrafter™ USB Connectivity Solutions (Rev. A) | 2012年 8月 16日 | |||
設計ガイド | Portable Point Cloud Generation 3D Scanning Using DLP Technology User's Guide (Rev. A) | 2016年 5月 13日 | ||||
ユーザー・ガイド | DLP Software Development Kit (SDK) User's Guide | 2016年 4月 28日 | ||||
アプリケーション・ノート | Creating Multiple Bit Depth and Multiple Color Pattern Sequences for the DLP® Li (Rev. A) | 2013年 10月 29日 | ||||
アプリケーション・ノート | DLP® LightCrafter™ FPGA Overview | 2013年 8月 27日 | ||||
アプリケーション・ノート | DLP 0.3 WVGA Chipset Data Sheet (Rev. A) | 2013年 7月 31日 | ||||
ユーザー・ガイド | DLPC300 Programmer's Guide (Rev. B) | 2013年 7月 24日 | ||||
その他の技術資料 | DLP 0.3 WVGA Chipset | 2012年 4月 18日 | ||||
ホワイト・ペーパー | Using the DLP LightCrafter to Trigger CCD Cameras from the Imaging Source | 2012年 3月 14日 |
設計と開発
デスクトップにある「Design & development」 (設計と開発) セクションをご覧ください。購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 材質成分
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。