











OPA657-DIE

JAJSCD4 - AUGUST 2016

# OPA657-DIE 1.6GHz、低ノイズ、FET入力オペアンプ

# 1 特長

- 高いゲイン帯域幅積: 1.6GHz
- 高い帯域幅: 275MHz (G = 10)
- スルー・レート: 700V/µs (G = 10、1V刻み)
- 低い入力オフセット電圧: ±250μV
- 低い入力バイアス電流: 2pA
- 低い入力電圧ノイズ: 4.8nV/√Hz
- 高い出力電流: 70mA
- 高速なオーバードライブ回復

# 2 アプリケーション

- 広帯域フォトダイオード・アンプ
- ウェハ・スキャン機器
- ADC入力アンプ
- テストおよび計測フロントエンド
- 高ゲインの高精度アンプ
- 光学時間領域反射率測定(OTDR)

## 3 概要

OPA657デバイスは、ゲイン帯域幅が高く、歪みが低い電圧帰還型オペアンプで、電圧ノイズの低いJFET入力段により、非常にダイナミック・レンジが広いアンプであるため、高精度のA/Dコンバータ(ADC)の駆動や、広帯域トランスインピーダンス・アプリケーションに使用できます。フォトダイオード・アプリケーションでは、この補償なしでゲイン帯域幅の高いアンプにより、ノイズと帯域幅を改善できます。

帯域幅と精度が非常に優れているため、非常に低レベルの信号を、単一のOPA657ゲイン段で大幅に増幅できます。入力バイアス電流と容量が非常に低いため、ソースのインピーダンスが比較的高い場合もこのパフォーマンスを実現できます。広帯域の光検知アプリケーションは、

OPA657の低電圧ノイズのJFET入力からメリットが得られます。JFET入力は電流ノイズが事実上ゼロであるため、このデバイスは高ゲインのフォトダイオード・アプリケーションに理想的です。

# Ordering Information (1)

|  | PRODUCT | PACKAGE<br>DESIGNATOR | PACKAGE                               | ORDERABLE PART NUMBER | PACKAGE QUANTITY |  |  |  |  |
|--|---------|-----------------------|---------------------------------------|-----------------------|------------------|--|--|--|--|
|  | OPA657  | TD                    | Bare Die in Gel Pak VR <sup>(2)</sup> | OPA657TD1             | 324              |  |  |  |  |
|  |         |                       | Bare Die in Gei Pak VR                | OPA657TD2             | 10               |  |  |  |  |

- (1) For the most current package and ordering information, see the Package Option Addendum at the end of this document, or see the TI web site at www.ti.com.
- (2) Processing is per the Texas Instruments commercial production baseline and is in compliance with the Texas Instruments Quality Control System in effect at the time of manufacture. Electrical screening consists of DC parametric and functional testing at room temperature only. Unless otherwise specified by Texas Instruments AC performance and performance over temperature is not warranted. Visual Inspection is performed in accordance with MIL-STD-883 Test Method 2010 Condition B at 75X minimum.





This integrated circuit can be damaged by ESD. Texas Instruments recommends that all integrated circuits be handled with appropriate precautions. Failure to observe proper handling and installation procedures can cause damage.

ESD damage can range from subtle performance degradation to complete device failure. Precision integrated circuits may be more susceptible to damage because very small parametric changes could cause the device not to meet its published specifications.

### 4 Bare Die Information

| DIE THICKNESS | BACKSIDE FINISH        | BACKSIDE<br>POTENTIAL | BOND PAD METALLIZATION COMPOSITION | BOND PAD<br>THICKNESS |
|---------------|------------------------|-----------------------|------------------------------------|-----------------------|
| 15 mils.      | Silicon with backgrind | V <sub>S</sub> -      | TiW/AlCu (0.5%)                    | 1100 nm               |



# Bond Pad Coordinates in Microns<sup>(1)</sup>

| DESCRIPTION        | PAD NUMBER | X MIN | Y MIN | X MAX | Y MAX |
|--------------------|------------|-------|-------|-------|-------|
| Inverting input    | 1          | 27    | 623   | 127   | 723   |
| NonInverting input | 2          | 27    | 53    | 127   | 153   |
| N/C                | 3          | 181   | 53    | 281   | 153   |
| Output             | 4          | 723   | 27    | 823   | 127   |
| V <sub>S</sub> -   | 5          | 723   | 337   | 823   | 439   |
| V <sub>S</sub> +   | 6          | 723   | 649   | 823   | 749   |
| N/C                | 7          | 181   | 623   | 281   | 723   |

(1) Substrate is V<sub>S</sub>-.



# PACKAGE OPTION ADDENDUM

24-Apr-2019

#### **PACKAGING INFORMATION**

| Orderable Device | Status | Package Type | Package | Pins | Package | Eco Plan | Lead/Ball Finish | MSL Peak Temp | Op Temp (°C) | Device Marking | Samples |
|------------------|--------|--------------|---------|------|---------|----------|------------------|---------------|--------------|----------------|---------|
|                  | (1)    |              | Drawing |      | Qty     | (2)      | (6)              | (3)           |              | (4/5)          |         |
| OPA657TD1        | ACTIVE |              |         | 0    | 324     | TBD      | Call TI          | Call TI       | -40 to 85    |                | Samples |
| OPA657TD2        | ACTIVE |              |         | 0    | 120     | TBD      | Call TI          | Call TI       | -40 to 85    |                | Samples |

(1) The marketing status values are defined as follows:

**ACTIVE:** Product device recommended for new designs.

LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect.

NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in a new design.

PREVIEW: Device has been announced but is not in production. Samples may or may not be available.

**OBSOLETE:** TI has discontinued the production of the device.

(2) RoHS: TI defines "RoHS" to mean semiconductor products that are compliant with the current EU RoHS requirements for all 10 RoHS substances, including the requirement that RoHS substance do not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered at high temperatures, "RoHS" products are suitable for use in specified lead-free processes. TI may reference these types of products as "Pb-Free".

RoHS Exempt: TI defines "RoHS Exempt" to mean products that contain lead but are compliant with EU RoHS pursuant to a specific EU RoHS exemption.

Green: TI defines "Green" to mean the content of Chlorine (CI) and Bromine (Br) based flame retardants meet JS709B low halogen requirements of <=1000ppm threshold. Antimony trioxide based flame retardants must also meet the <=1000ppm threshold requirement.

- (3) MSL, Peak Temp. The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder temperature.
- (4) There may be additional marking, which relates to the logo, the lot trace code information, or the environmental category on the device.
- (5) Multiple Device Markings will be inside parentheses. Only one Device Marking contained in parentheses and separated by a "~" will appear on a device. If a line is indented then it is a continuation of the previous line and the two combined represent the entire Device Marking for that device.
- (6) Lead/Ball Finish Orderable Devices may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead/Ball Finish values may wrap to two lines if the finish value exceeds the maximum column width.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

#### 重要なお知らせと免責事項

TI は、技術データと信頼性データ(データシートを含みます)、設計リソース(リファレンス・デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の黙示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または黙示的にかかわらず拒否します。

これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したものです。(1) お客様のアプリケーションに適した TI 製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションが適用される各種規格や、その他のあらゆる安全性、セキュリティ、またはその他の要件を満たしていることを確実にする責任を、お客様のみが単独で負うものとします。上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。

TI の製品は、TI の販売条件(www.tij.co.jp/ja-jp/legal/termsofsale.html)、または ti.com やかかる TI 製品の関連資料などのいずれかを通じて提供する適用可能な条項の下で提供されています。TI がこれらのリソースを提供することは、適用されるTI の保証または他の保証の放棄の拡大や変更を意味するものではありません。

Copyright © 2019, Texas Instruments Incorporated 日本語版 日本テキサス・インスツルメンツ株式会社